Publication:
Contribución al modelado y diseño de moduladores sigma-delta en tiempo continuo de baja relación de sobremuestreo y bajo consumo de potencia

dc.contributor.advisorHernández Corporales, Luis
dc.contributor.authorPatón Álvarez, Susana
dc.contributor.departamentoUC3M. Departamento de Tecnología Electrónicaes
dc.date.accessioned2007-03-14T12:17:38Z
dc.date.available2007-03-14T12:17:38Z
dc.date.issued2004
dc.date.submitted2005-01-10
dc.description.abstractLos moduladores Sigma-Delta de tiempo continuo constituyen una técnica de conversión de señal analógica a señal digital que resulta ser una alternativa interesante para aplicaciones de alta velocidad. Comparado con otras alternativas, son especialmente insensibles a las imperfecciones del circuito y a las tolerancias de los componentes, pero tradicionalmente se han diseñado para aplicaciones de baja-media velocidad. Esta tesis aporta contribuciones al análisis y modelado de moduladores Sigma-Delta en tiempo continuo y de alta velocidad. Se han analizado y modelado, entre otros, los dos efectos que limitan su resolución y estabilidad, a saber, el retardo de bucle en exceso y la sensibilidad del sistema a la incertidumbre del instante de muestreo. Los resultados del análisis así como los modelos obtenidos se han usado para proponer una metodología de diseño, novel y estructurada, que es válida para moduladores Sigma-delta en tiempo continuo de alta velocidad o baja relación de sobremuestreo. Para facilitar la evaluación de esta metodología se ha desarrollado una herramienta software que implementa las fases centrales de diseño. Finalmente, se ha validado la metodología de diseño propuesta mediante el desarrollo de un circuito integrado CMOS de 0.13 micras que implementa un modulador Sigma-Delta en tiempo continuo de 30 Megabits por segundo y 11 bits de rango dinámico.en
dc.description.abstract________________________________________________ Abstract Continuous-Time Sigma-Delta modulators are often employed as analog-to-digital converters. These modulators are an attractive approach to implement high-speed converters in VLSI systems because they have low sensitivity to circuit imperfections compared to other solutions. This work is a contribution to the analysis, modelling and design of high-speed Continuous-Time Sigma-Delta modulators. The resolution and the stability of these modulators are limited by two main factors, excess-loop delay and sampling uncertainty. Both factors, among others, have been carefully analysed and modelled. A new design methodology is also proposed. It can be used to get an optimum high-speed Continuous-Time Sigma-Delta modulator in terms of dynamic range, stability and sensitivity to sampling uncertainty. Based on the proposed design methodology, a software tool that covers the main steps has been developed. The methodology has been proved by using the tool in designing a 30 Megabits-per-second Continuous-Time Sigma-Delta modulator with 11-bits of dynamic range. The modulator has been integrated in a 0.13-µm CMOS technology and it has a measured peak SNR of 62.5dB.en
dc.format.extent3498080 bytes
dc.format.mimetypeapplication/pdf
dc.identifier.urihttps://hdl.handle.net/10016/650
dc.language.isospaen
dc.language.isospaes
dc.relation.hasversionhttp://hdl.handle.net/10016/2477
dc.rightsAtribución-NoComercial-SinDerivadas 3.0 España
dc.rights.accessRightsopen access
dc.rights.urihttp://creativecommons.org/licenses/by-nc-nd/3.0/es/
dc.subject.otherElectrónica digitalen
dc.subject.otherTransmisión digitalen
dc.subject.otherCircuitos integradosen
dc.titleContribución al modelado y diseño de moduladores sigma-delta en tiempo continuo de baja relación de sobremuestreo y bajo consumo de potenciaen
dc.typedoctoral thesis*
dc.type.reviewPeerRevieweden
dspace.entity.typePublication
Files
Original bundle
Now showing 1 - 1 of 1
Loading...
Thumbnail Image
Name:
Tesis_doctoral_S_Paton.pdf
Size:
3.34 MB
Format:
Adobe Portable Document Format
Collections